LA modul 2 percobaan 2


Laporan Akhir 1
Flip-Flop

1. Jurnal [kembali]

2. Alat dan Bahan [kembali]

Alat

1. Software Proteus ver minimal 8.17

Bahan

  • Power Supply
  • Ground
  • SPDT

  • IC 74LS112

  • Logic Probe

3. Rangkaian Simulasi [kembali]


4. Prinsip Kerja Rangkaian [kembali]

    T flip-flop pada dasarnya adalah rangkaian J-K flip-flop yang pin J dan K nya dihubungkan sehinga hanya memiliki 1 input yaitu T. Sama seperti J-K flip-flop, agar outputnya berfungsi sesuai tabel kebenaran T flip-flop, input R dan S harus dalam kondisi nonaktif. Jika input R atau S (atau keduanya) aktif, outputnya akan mengikuti tabel kebenaran R-S flip-flop. Dalam rangkaian ini, input R-S berlogika aktif rendah (active low), jadi untuk menonaktifkannya, kita harus memasukkan nilai 1.

    Ketika input R dan S dinonaktifkan, output rangkaian akan berubah saat sinyal clock mengalami falling edge (transisi dari logika tinggi 1 ke rendah 0), sama seperti J-K flip-flop. Kondisi ini disebut toggle; outputnya menjadi kebalikan dari output sebelumnya. Output hanya akan berubah jika input T berlogika tinggi (1). Jika input T berlogika rendah (0), outputnya tidak akan berubah.

5. Video Rangkaian [kembali]


6. Analisa [kembali]

Analisa input dan output masing-masing kondisi sesuai jurnal!


7. Link Download [kembali]

  1. Download rangkaian simulasi disini
  2. Download video simulasi disini
  3. Download file datasheet T flip-flop disini
[menuju awal]







Tidak ada komentar:

Posting Komentar

LA modul 2 percobaan 2

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Jurnal 2. Alat dan Bahan 3. Rangkaian Simulasi 4. Prinsip Kerja Rangkaian 5. Vid...